8位可控加减法电路设计——logisim

一、实验目的
学生掌握一位全加器的实现逻辑,掌握多位可控加减法电路的实现逻辑,熟悉 Logisim 平台基本功能,能在 logisim 中实现多位可控加减法电路。
二、实验内容
在 logisim 模拟器中打开 alu.circ 文件,在对应子电路中利用已经封装好的全加器设计 8 位串行可控加减法电路,用户可以直接使用在电路中使用对应的隧道标签,应该对加法减法过程中的有符号运算进行溢出判断,给出有符号溢出信号 OF ,和进位输出 Cout 。
三、电路设计图
在这里插入图片描述
四、运行结果
在这里插入图片描述
五、心得体会
刚开始logisim这个软件用的不是很熟悉,一头雾水。后来看了慕课,才学会用。用这个软件绘制电路图非常方便。通过这次实验,加深了对一位全加器的实现逻辑和多位可控加减法电路的实现逻辑的掌握。也更加熟练掌握了logisim平台基本功能。
六、logisim编译代码
需要可私信本人。

猜你喜欢

转载自blog.csdn.net/qq_43561302/article/details/106670254