提高相噪本底,降低晶振相噪损失的方法

1、提高相噪本底,降低晶振相噪损失的方法?a.输出隔离,阻抗匹配;b.主要是电源,其他芯片选型要关注底噪;c. 模拟电源和数字电源尽量分开;d.器件需要选择低噪声的,一般远端好解决还是取决于源的自身,电平幅度和阻抗需要匹配,现在一般数字化处理,模电部分尽量用屏蔽盒,电源滤波是最重要的,纹波在100mV以下;e.单点接地,信号线越短越好,大电流线远离信号线,多层板隔离...
1、 提高相噪本底,降低晶振相噪损失的方法? a. 输出隔离,阻抗匹配; b. 主要是电源,其他芯片选型要关注底噪; c.  模拟电源和数字电源尽量分开; d. 器件需要选择低噪声的,一般远端好解决还是取决于源的自身,电平幅度和阻抗需要匹配,现在一般数字化处理,模电部分尽量用屏蔽盒,电源滤波是最重要的,纹波在100mV以下; e. 单点接地,信号线越短越好,大电流线远离信号线,多层板隔离

猜你喜欢

转载自blog.csdn.net/qq_40964193/article/details/89529646